# Reloj digital con alarma FPGA (Noviembre de 2023)

Laura D. Hernández R, Omar David Garzón H., Daniel A. Morales G. Facultad de Ingeniería

Departamento de Ingeniería Eléctrica y Electrónica

Universidad Nacional de Colombia

Bogotá DC-Colombia

lhernandezra@unal.edu.co,omgarzon@unal.edu.co,dmoralesgi@unal.edu.co

Resumen - Este informe detalla el diseño y la ejecución de un reloj digital con función de alarma en un dispositivo FPGA utilizando el lenguaje de descripción de hardware VHDL. El objetivo de este proyecto es desarrollar un sistema capaz de mostrar la hora actual y activar una alarma cuando se alcance un tiempo predefinido.

Índice de Términos – FPGA, VHDL

#### I. INTRODUCCIÓN

El objetivo de este proyecto es diseñar e implementar un reloj digital utilizando VHDL (VHSIC Hardware Description Language). VHDL es un lenguaje de descripción de hardware que permite modelar sistemas digitales a nivel de comportamiento y estructura. Este lenguaje es ampliamente utilizado en la industria para el diseño de circuitos integrados y sistemas embebidos.

En este proyecto, se utilizará VHDL para describir el comportamiento de un reloj digital. El reloj mostrará horas, minutos y segundos en formato de 24 horas. Además, contará con funciones para ajustar la hora y reiniciar el contador.

El diseño se realizará utilizando una metodología top-down, comenzando con una descripción de alto nivel del sistema y refinándola hasta llegar a los componentes individuales. Se utilizarán herramientas de simulación para verificar el correcto funcionamiento del diseño antes de proceder con la implementación física.

Este proyecto proporcionará una excelente oportunidad para aprender y aplicar conceptos fundamentales de electrónica digital y diseño de sistemas digitales con VHDL.

#### II. DESCRIPCIÓN

Se pretende desarrollar un circuito digital que simule el funcionamiento de un reloj digital avanzado mediante el uso de una FPGA. El objetivo principal de este diseño es permitir dos funcionalidades específicas: ajuste de hora y programación de alarma. Para el ajuste de hora, los usuarios podrán modificar la hora actual del reloj a través de algún método de entrada, como botones o interruptores conectados a

la FPGA. Por otro lado, se incorporará la capacidad de programar horas específicas para la activación de una alarma, la cual se activará mediante una bocina como dispositivo de salida. Se espera que el diseño resultante sea preciso, configurable y eficiente en la visualización del tiempo y la activación de la alarma, utilizando la capacidad de la FPGA para procesar información digital y controlar dispositivos de salida. Este proyecto combina conceptos de electrónica digital, programación en VHDL y el uso de la FPGA como plataforma para la implementación del sistema.

#### III. PLANIFICACIÓN DEL PROYECTO

- ¿Cuál es el objetivo de este proyecto?
   El objetivo de este proyecto es diseñar e implementar un reloj digital utilizando VHDL.
- ¿Cuáles son los indicadores clave de rendimiento (KPI)?
   Los KPIs podrían incluir la precisión del reloj, el tiempo de respuesta al ajustar la hora, y la eficiencia del código VHDL.
- ¿Cuál es el alcance?
   El alcance del proyecto es el diseño, simulación, síntesis, implementación y prueba del reloj digital en VHDL.
- ¿Cuál es el presupuesto? El presupuesto dependerá de los recursos necesarios para la implementación física del diseño, como un FPGA o un circuito integrado personalizado.
- ¿Cuáles son los riesgos?
   Los riesgos pueden incluir retrasos en el cronograma, dificultades técnicas durante la implementación, y errores en el diseño.
- ¿Qué miembros del equipo participan?
   Los 3 integrantes somos estudiantes de ingeniería electrónica.
- ¿Qué tareas conlleva?
   Las tareas incluyen la escritura del código VHDL, la simulación del diseño, la síntesis del código en un

diseño de circuito, la implementación física del diseño y las pruebas finales.

¿Qué hitos hay que cumplir?
 Los hitos podrían incluir la finalización de la simulación, la finalización de la síntesis, la implementación física y las pruebas finales.

#### IV. OBJETIVOS SMART:

- Completar el desarrollo del proyecto en el tiempo establecido gestionando eficientemente los recursos y las tareas para cumplir con los plazos, comparando constantemente los tiempos de entrega con los tiempos del cronograma.
- Aumentar la calidad del proyecto sincronizando el reloj de tal forma que su desface no supere 1s por cada 10min.
- Desarrollar un diseño modular del reloj digital que logre explicar el funcionamiento lógico del reloj.
- Completar la implementación del diseño lógico en código y medir la efectividad del código por medio de ensayos en versiones beta del proyecto.
- Integrar de manera exitosa los periféricos requeridos para el proyecto antes de las ultimas 2 semanas del proyecto.

#### V. Análisis PESTAL

#### 1) Político:

- La constante alerta de tener un paro de actividades académicas por alguna problemática social que cobre relevancia dentro de la Universidad Nacional.
- La disponibilidad de incentivos gubernamentales para proyectos de tecnología electrónica que puede impactar sobre los recursos disponibles para el proyecto.

# 2) Económico:

La variación de los precios de componentes electrónicos importados que afecten al proyecto, tales como los periféricos requeridos.

#### 3) Social:

Considerar las preferencias y tendencias de los consumidores en cuanto a relojes digitales, como características deseadas, diseño y marca.

#### 4) Tecnológico:

- La implementación eficiente del lenguaje de programación para el desarrollo del proyecto, entendiendo las ventajas y desventajas del lenguaje para optimizar el funcionamiento del reloj.
- Comprender el ciclo de vida de la tecnología utilizada en el proyecto para la planificación a largo plazo.

# 5) Ambiental:

Se deben considerar aspectos como el reciclaje de componentes y la gestión de residuos electrónicos cuando el producto haya cumplido con su vida útil.

# 6) Legal:

- Asegurarse de que no se infrinjan derechos de propiedad intelectual al utilizar tecnología o patentes en el proyecto.
- Cumplir con estándares de seguridad del proyecto para evitar problemas legales y proteger a los consumidores.

#### VI. PROCEDIMIENTO

#### 1) Simulación

Una vez que el diseño VHDL esté completo, el primer paso en la ejecución del proyecto será la simulación. Utilizaremos un simulador VHDL para probar nuestro diseño y verificar su funcionamiento. Durante esta fase, es importante verificar todas las funcionalidades del reloj, incluyendo la visualización de la hora y las funciones de ajuste.

#### 2) Síntesis

Después de verificar que nuestro diseño funciona como se esperaba en la simulación, el siguiente paso es la síntesis. Durante la síntesis, nuestro código VHDL se traducirá a un diseño de circuito que puede ser implementado en un dispositivo físico con los periféricos.

## 3) Implementación

Una vez sintetizado el diseño, se procederá con la implementación física. Esto puede implicar la programación de un FPGA con nuestro diseño, o la fabricación de un circuito integrado personalizado con los periféricos correspondientes.

# 4) Pruebas

Finalmente, después de implementar el diseño, realizaremos pruebas en el hardware para asegurarnos de que funciona correctamente. Esto implicará verificar que el reloj muestra la hora correcta y que las funciones de ajuste funcionan como se esperaba.

#### VII. DISEÑO DE MÓDULOS

# 1) Módulo de reloj digital:

La funcionalidad principal del reloj digital depende en gran medida del módulo que se encarga de llevar un registro preciso del tiempo y gestionar la funcionalidad de la alarma. La importancia de este módulo radica en su capacidad para implementar un contador que se incrementa de manera consistente cada segundo, sincronizado con la frecuencia del reloj del sistema.

El contador es la base del módulo, ya que permite mantener un seguimiento preciso del tiempo actual, lo que a su vez permite que el reloj cumpla su función principal de mostrar horas, minutos y segundos de manera exacta. Al ser impulsado por la frecuencia del reloj del sistema, el contador garantiza una medición temporal precisa y constante.

Además, la función de alarma añade una dimensión adicional a la utilidad del reloj. El módulo compara constantemente el tiempo actual registrado por el contador con la hora establecida para la alarma. Cuando estas dos variables coinciden, el módulo activa una señal de alarma, proporcionando una característica fundamental para aquellos usuarios que desean ser alertados en momentos específicos.

# 2) Módulo de ajuste de velocidad del reloj

Este módulo es fundamental para la gestión del tiempo en un reloj digital, ya que permite la modificación de la frecuencia del reloj del sistema, lo que a su vez posibilita la aceleración o ralentización del tiempo. Su implementación puede involucrar técnicas como divisores de frecuencia o el uso de un oscilador controlado por voltaje (VCO). Esta capacidad de variar la frecuencia resulta muy valiosa en diversas aplicaciones, tales como simulaciones detalladas, pruebas de rendimiento y ahorro de energía en sistemas embebidos. En resumen, el módulo de variación de frecuencia añade flexibilidad al reloj, adaptándose a diferentes necesidades y escenarios mediante el ajuste dinámico de la velocidad del tiempo.

#### 3) Módulo de la implementación salida de audio

El módulo generador de señal de audio es esencial para convertir información digital en una forma analógica reproducible mediante altavoces o auriculares. Utiliza un convertidor digital-analógico (DAC), un amplificador y un filtro para lograr una reproducción de audio de alta calidad. Este componente es crucial en dispositivos multimedia y sistemas de entretenimiento, asegurando una experiencia auditiva precisa y nítida. En resumen, su función principal es traducir señales digitales en sonidos audibles mediante una combinación de componentes clave.

# 4) Módulo de LCD

El módulo LCD tiene la responsabilidad de controlar la interfaz de visualización en un Liquid Crystal Display. Entre sus funciones principales se encuentran la transferencia de datos desde el sistema a la pantalla LCD, la gestión de la activación/desactivación de píxeles para la representación visual y el control del cursor para una presentación precisa. Este módulo se comunica con el sistema a través de VHDL y se integra con otros componentes, como el contador de tiempo y la lógica de la alarma, para coordinar la presentación de

información en la pantalla LCD. La implementación en VHDL abarca la lógica necesaria para la transferencia de datos y el control de la interfaz con el LCD.

#### VII. CÓDIGO VHDL

library IEEE; -- Importa las bibliotecas estándar de VHDL para trabajar con lógica y aritmética use IEEE.std\_logic\_1164.all; -- Proporciona el tipo de datos std\_logic

use IEEE.numeric\_std.all; -- Proporciona funciones aritméticas para std\_logic\_vector use IEEE.std\_logic\_unsigned.all; -- Proporciona funciones aritméticas para std\_logic\_vector sin signo use IEEE.std\_logic\_arith.all; -- Proporciona funciones aritméticas para std\_logic\_vector

USE WORK.COMANDOS\_LCD\_REVC.ALL; -- Define la entidad LIB\_LCD\_INTESC\_REVC con varias entradas y salidas

entity LIB\_LCD\_INTESC\_REVC is PORT(CLK: IN STD\_LOGIC; -- Reloj de entrada

RS : OUT STD\_LOGIC; -- Señal de registro de selección de salida

RW: OUT STD\_LOGIC; -- Señal de lectura/escritura de salida

ENA : OUT STD\_LOGIC; -- Señal de habilitación de salida LED\_SIGNAL: OUT STD\_LOGIC; -- Señal de salida para el LED

parlante: OUT STD\_LOGIC; -- Señal de salida para el parlante

CORD: IN STD\_LOGIC; -- Señal de entrada
CORI: IN STD\_LOGIC; -- Señal de entrada
DATA\_LCD: OUT STD\_LOGIC\_VECTOR(7 DOWNTO
0); -- Datos de salida para la pantalla LCD
BLCD: OUT STD\_LOGIC\_VECTOR(7 DOWNTO 0) -Señal de salida para la retroiluminación de la pantalla LCD

end LIB LCD INTESC REVC;

-- Define la arquitectura Behavioral de la entidad LIB\_LCD\_INTESC\_REVC

architecture Behavioral of LIB LCD INTESC REVC is

-- Define un nuevo tipo de datos llamado RAM que es un array de std logic vector

TYPE RAM IS ARRAY (0 TO 60) OF STD\_LOGIC\_VECTOR(8 DOWNTO 0);

-- Define una señal llamada INST de tipo RAM SIGNAL INST : RAM;

COMPONENT PROCESADOR\_LCD\_REVC is -- Define un componente llamado PROCESADOR\_LCD\_REVC

PORT( -- Define las entradas y salidas del componente CLK : IN STD\_LOGIC; -- Señal de reloj de entrada VECTOR\_MEM : IN STD\_LOGIC\_VECTOR(8 DOWNTO 0); -- Vector de memoria de entrada

```
INC DIR: OUT INTEGER RANGE 0 TO 1024; --
Dirección incremental de salida
  CORD: IN STD LOGIC; -- Señal de entrada
  CORI : IN STD LOGIC; -- Señal de entrada
  RS : OUT STD LOGIC; -- Señal de salida
  RW: OUT STD LOGIC; -- Señal de salida
  DELAY COR: IN INTEGER RANGE 0 TO 1000; --
Retardo de entrada
  BD LCD: OUT STD LOGIC VECTOR(7 DOWNTO 0);
-- Salida de datos para la pantalla LCD
  ENA : OUT STD LOGIC; -- Señal de habilitación de
C1A,C2A,C3A,C4A: IN STD LOGIC VECTOR(39
DOWNTO 0); -- Entradas de datos
  C5A,C6A,C7A,C8A: IN STD LOGIC VECTOR(39
DOWNTO 0); -- Entradas de datos
  DATA: OUT STD_LOGIC_VECTOR(7 DOWNTO 0) --
Salida de datos
);
```

- end COMPONENT PROCESADOR\_LCD\_REVC; -- Fin de la definición del componente
- -- Define un componente llamado CARACTERES\_ESPECIALES\_REVC COMPONENT CARACTERES\_ESPECIALES\_REVC is -- Define las entradas y salidas del componente PORT(
- C1,C2,C3,C4:OUT STD\_LOGIC\_VECTOR(39 DOWNTO 0); -- Salidas de datos
- C5,C6,C7,C8:OUT STD\_LOGIC\_VECTOR(39 DOWNTO 0); -- Salidas de datos
- CLK : IN STD\_LOGIC -- Señal de reloj de entrada );
- end COMPONENT CARACTERES\_ESPECIALES\_REVC; -- Fin de la definición del componente
- -- Define una constante llamada CHAR1 y le asigna el valor 1 CONSTANT CHAR1 : INTEGER := 1;
- -- Define una constante llamada CHAR2 y le asigna el valor 2 CONSTANT CHAR2 : INTEGER := 2; CONSTANT CHAR3 : INTEGER := 3;
- -- Define una constante llamada CHAR3 y le asigna el valor 3 CONSTANT CHAR3 : INTEGER := 3;
- -- Define una constante llamada CHAR4 y le asigna el valor 4 CONSTANT CHAR4 : INTEGER := 4;
- -- Define una constante llamada CHAR5 y le asigna el valor 5 CONSTANT CHAR5 : INTEGER := 5;
- -- Define una constante llamada CHAR6 y le asigna el valor 6 CONSTANT CHAR6 : INTEGER := 6;
- -- Define una constante llamada CHAR7 y le asigna el valor 7 CONSTANT CHAR7 : INTEGER := 7;

- -- Define una constante llamada CHAR8 y le asigna el valor 8 CONSTANT CHAR8 : INTEGER := 8;
- -- Define una señal llamada DIR con un rango de 0 a 1024 y un valor inicial de 0
- SIGNAL DIR: INTEGER RANGE 0 TO 1024 := 0;
- -- Define una señal llamada VECTOR\_MEM\_S que es un vector de 9 bits SIGNAL VECTOR\_MEM\_S : STD\_LOGIC\_VECTOR(8 DOWNTO 0);
- -- Define tres señales de un solo bit llamadas RS\_S, RW\_S y E\_S SIGNAL RS\_S, RW\_S, E\_S : STD\_LOGIC;
- -- Define una señal llamada DATA\_S que es un vector de  $8\,$  bits
- SIGNAL DATA\_S: STD\_LOGIC\_VECTOR(7 DOWNTO 0);
- -- Define una señal llamada DIR\_S con un rango de 0 a 1024 SIGNAL DIR S : INTEGER RANGE 0 TO 1024;
- -- Define una señal llamada DELAY\_COR con un rango de 0 a 1000
- SIGNAL DELAY\_COR: INTEGER RANGE 0 TO 1000;
- -- Define cuatro señales de 40 bits llamadas C1S a C4S SIGNAL C1S,C2S,C3S,C4S : STD\_LOGIC\_VECTOR(39 DOWNTO 0);
- -- Define cuatro señales de 40 bits llamadas C5S a C8S SIGNAL C5S,C6S,C7S,C8S : STD\_LOGIC\_VECTOR(39 DOWNTO 0);
- -- Define una señal llamada conta\_retardo con un rango de 0 a escala\_1s y un valor inicial de 0 SIGNAL conta\_retardo : INTEGER RANGE 0 TO escala\_1s := 0;
- -- Define una señal de un solo bit llamada b signal b : std\_logic := '0';
- -- Define dos señales llamadas unidades y decenas con un rango de 0 a 9 y un valor inicial de 0 signal unidades, decenas : integer range 0 to 9 :=0;
- -- Define cuatro señales llamadas unidades\_minuto, decenas\_minuto, unidades\_hora y decenas\_hora con un rango apropiado y un valor inicial de 0 signal unidades\_minuto : integer range 0 to 9 := 0; signal decenas\_minuto : integer range 0 to 5 := 0; signal unidades\_hora : integer range 0 to 9 := 0; signal decenas\_hora : integer range 0 to 2 := 0;
- -- Define una señal de un solo bit llamada alarma con un valor inicial de '0' signal alarma : std logic := '0';

```
C1 => C1S, -- Mapea la señal C1S al puerto C1 del
-- Define una señal llamada tiempo alarma con un rango de 0
                                                             componente
a 86399 y un valor inicial de 10
                                                               C2 => C2S, -- Mapea la señal C2S al puerto C2 del
signal tiempo alarma: integer range 0 to 86399 := 10;
                                                             componente
                                                               C3 => C3S, -- Mapea la señal C3S al puerto C3 del
-- Inicia la descripción de la arquitectura
                                                             componente
BEGIN
                                                               C4 => C4S, -- Mapea la señal C4S al puerto C4 del
-- Instancia el componente PROCESADOR LCD REVC y
                                                             componente
mapea sus puertos a las señales correspondientes
                                                               C5 => C5S, -- Mapea la señal C5S al puerto C5 del
U1: PROCESADOR LCD REVC PORT MAP(
                                                             componente
  CLK => CLK, -- Mapea la señal CLK al puerto CLK del
                                                               C6 => C6S, -- Mapea la señal C6S al puerto C6 del
componente
                                                             componente
  VECTOR MEM => VECTOR MEM S, -- Mapea la señal
                                                               C7 => C7S, -- Mapea la señal C7S al puerto C7 del
VECTOR MEM S al puerto VECTOR MEM del
                                                             componente
componente
                                                               C8 => C8S, -- Mapea la señal C8S al puerto C8 del
  RS => RS S, -- Mapea la señal RS S al puerto RS del
                                                               CLK => CLK -- Mapea la señal CLK al puerto CLK del
componente
  RW => RW S, -- Mapea la señal RW S al puerto RW del
                                                             componente
componente
                                                             );
  ENA => E_S, -- Mapea la señal E_S al puerto ENA del
componente
                                                             -- Asigna el valor de la señal DIR S a la señal DIR
  INC DIR => DIR S, -- Mapea la señal DIR S al puerto
                                                             DIR \le DIR S;
INC DIR del componente
  DELAY COR => DELAY COR, -- Mapea la señal
                                                             -- Asigna el valor del elemento del array INST en la posición
DELAY COR al puerto DELAY COR del componente
                                                             DIR a la señal VECTOR MEM S
  BD LCD => BLCD, -- Mapea la señal BLCD al puerto
                                                             VECTOR MEM S <= INST(DIR);
BD LCD del componente
  CORD => CORD, -- Mapea la señal CORD al puerto
                                                             -- Asigna el valor de las señales RS S, RW S, E S y DATA S
CORD del componente
                                                             a las señales RS, RW, ENA y DATA LCD respectivamente
  CORI => CORI, -- Mapea la señal CORI al puerto CORI
                                                             RS \leq RS S;
                                                             RW \le RW S;
del componente
                                                             ENA \leq ES;
  C1A =>C1S, -- Mapea la señal C1S al puerto C1A del
                                                             DATA LCD <= DATA S;
                                                             DELAY COR <= 600; --Modificar esta variable para la
  C2A =>C2S, -- Mapea la señal C2S al puerto C2A del
componente
                                                             velocidad del corrimiento.
  C3A =>C3S, -- Mapea la señal C3S al puerto C3A del
                                                             -- Inicia un proceso que se activa en el flanco ascendente de la
componente
  C4A =>C4S -- Mapea la señal C4S al puerto C4A del
                                                             señal de reloj
                                                             process(CLK)
componente
                                                             begin
);
                                                               if rising edge(CLK) then
        -- Continuación del mapeo de puertos para el
                                                                 -- Incrementa el contador de retardo en cada ciclo de reloj
componente PROCESADOR LCD REVC
                                                                 conta retardo <= conta retardo+1;
C5A => C5S, -- Mapea la señal C5S al puerto C5A del
                                                                 -- Si el contador de retardo alcanza el valor de escala 1s,
componente
                                                             lo reinicia a 0 v establece la señal b en '1'
                                                                 if conta retardo = escala 1s then
C6A => C6S, -- Mapea la señal C6S al puerto C6A del
componente
                                                                    conta retardo \leq 0;
                                                                    b <= '1':
C7A => C7S, -- Mapea la señal C7S al puerto C7A del
componente
                                                                 else
C8A => C8S, -- Mapea la señal C8S al puerto C8A del
                                                                   b \le 0';
componente
                                                                 end if;
DATA => DATA S -- Mapea la señal DATA S al puerto
                                                               end if;
DATA del componente
                                                             end process;
);
                                                             -- Inicia otro proceso que se activa en el flanco ascendente de
-- Instancia el componente
                                                             la señal de reloi
```

process(CLK)

if rising\_edge(CLK) then

begin

CARACTERES ESPECIALES REVC y mapea sus puertos a

U2: CARACTERES\_ESPECIALES\_REVC PORT MAP(

las señales correspondientes

```
-- Si la señal b es '1', incrementa las unidades y realiza
varias comprobaciones para incrementar las decenas, minutos
y horas
    if b = '1' then
       unidades <= unidades+1;
       if unidades = 9 then
         unidades \leq 0;
         decenas \le decenas +1:
         if decenas = 5 then
            decenas \le 0;
            unidades minuto <= unidades minuto + 1;
            if unidades minuto = 9 then
              unidades minuto \leq 0;
              decenas minuto <= decenas minuto + 1;
              if decenas minuto = 5 then
                 decenas minuto \leq 0;
                 unidades hora <= unidades hora + 1;
                 if unidades hora = 9 then
                   unidades hora \leq 0;
                   decenas hora \leq decenas hora + 1;
                   if decenas hora = 2 then
                      decenas hora \leq 0;
                   end if:
                 end if;
              end if:
            end if:
         end if;
       end if;
    end if:
    -- Comprueba si es la hora de la alarma y establece la
señal de alarma y las señales de salida correspondientes
    if decenas hora*36000 + unidades hora*3600 +
decenas minuto*600 + unidades minuto*60 + decenas*10 +
unidades = tiempo alarma then
       alarma <= '1';
       parlante <= '0':
       LED SIGNAL <= '1'; -- Enciende el LED
       alarma <= '0':
       parlante <= '1';
       LED SIGNAL <= '0'; -- Apaga el LED
    end if:
  end if;
end process;
-- Inicia otro proceso que se activa en el flanco ascendente de
la señal de reloj
process(CLK)
begin
  if rising edge(CLK) then
     -- Si la alarma está activada, establece las señales de
salida correspondientes
    if alarma = '1' then
       INST(0) \le LCD INI("11");
       INST(1) \le LCD INI("00");
-- Si la alarma está activada, establece las señales de salida
para mostrar "ALARMA" en la pantalla LCD
       INST(2) \le CHAR(A);
       INST(3) \le CHAR(L);
```

```
INST(5) \le CHAR(R);
        INST(6) \le CHAR(M);
       INST(7) \le CHAR(A);
       INST(8) \le CODIGO FIN(1);
-- Si la alarma no está activada, establece las señales de salida
para mostrar la hora actual en la pantalla LCD
       INST(0) \le LCD INI("11");
       INST(1) \le LCD INI("00");
       INST(2) \le CHAR(H);
       INST(3) \le CHAR(O);
       INST(4) \le CHAR(r);
       INST(5) \le CHAR(a);
       INST(6) <= CHAR ASCII(X"3A"); -- Carácter ':'
       INST(7) \le BUCLE\ INI(1);
       INST(8) \leq POS(2,1);
       INST(9) <= INT NUM(decenas hora);</pre>
       INST(10) <= INT NUM(unidades hora);</pre>
       INST(11) <= CHAR_ASCII(X"3A"); -- Carácter ':'
       INST(12) <= INT NUM(decenas minuto);</pre>
       INST(13) <= INT NUM(unidades minuto);</pre>
       INST(14) <= CHAR ASCII(X"3A"); -- Carácter ':'
       INST(15) <= INT NUM(decenas);
       INST(16) <= INT NUM(unidades);</pre>
       INST(17) \le BUCLE FIN(1);
       INST(18) \le CODIGO FIN(1);
    end if;
  end if;
end process;
end Behavioral; -- Fin de la descripción de la arquitectura
```

 $INST(4) \le CHAR(A)$ ;

#### VIII. IMPLEMENTACIÓN FÍSICA



Figura: Montaje físico del reloj digital con alarma en la FPGA

#### IX. Análisis

# 1) Importancia Fundamental de Cada Módulo:

La importancia fundamental de cada módulo en el diseño del reloj digital y cómo su inclusión estratégica contribuye a la consecución de los objetivos del proyecto. La atención meticulosa a la interconexión y la interoperabilidad de los módulos demuestra un enfoque sistemático y metódico que asegura una funcionalidad sin fisuras y una experiencia del usuario enriquecedora. Cada módulo es esencial para el rompecabezas del diseño del reloj digital contribuye a la eficiencia operativa, la precisión y la funcionalidad intuitiva del sistema en su conjunto.

### 2) Contribución a la Eficiencia Operativa:

La implementación precisa y coordinada de los módulos que conforman el reloj digital es un factor determinante en su eficiencia. Este dispositivo, al ser el núcleo del sistema, establece el ritmo y la sincronización precisa gracias al ajuste de velocidad. Además, la salida de audio y el LCD no solo ofrecen una interfaz intuitiva, sino que también contribuyen a mejorar la experiencia del usuario. La selección y disposición cuidadosa de estos módulos demuestran una comprensión

profunda de cómo cada uno de ellos contribuye a mejorar la eficiencia operativa del sistema en su conjunto.

#### 3) Enfoque Sistemático y Metódico:

La implementación de estos módulos no es producto del azar, sino el resultado de un enfoque sistemático y metódico. Cada módulo se incorpora de manera deliberada para garantizar una funcionalidad sin interrupciones. Desde el reloj digital que establece la base temporal hasta los módulos periféricos que mejoran la experiencia del usuario, la atención meticulosa a la interconexión y la interoperabilidad revela un diseño que va más allá de la simple acumulación de características, demostrando un compromiso con la coherencia y la simplicidad funcional.

# 4) Alineación con Objetivos de Eficiencia, Precisión y Funcionalidad:

La ejecución de estos módulos no solo es de carácter técnico, sino también estratégico. Cada uno de ellos se encuentra alineado con los objetivos específicos del proyecto, que abarcan desde la optimización de las operaciones hasta la precisión en la medición del tiempo y la funcionalidad intuitiva. Esta alineación evidencia una clara comprensión de los requisitos del proyecto y cómo cada módulo contribuye de manera exitosa a la consecución de dichos objetivos. La implementación no se limita únicamente a la ejecución de código, sino que se trata de un medio intencional para lograr resultados específicos y deseados.

#### X. Conclusión

La relevancia estratégica de cada módulo se hace evidente en su implementación, la cual se lleva a cabo con un enfoque riguroso y sistemático. Este enfoque asegura no solo la funcionalidad técnica, sino también la alineación precisa con los objetivos del proyecto, lo que se traduce en un reloj digital eficiente y completamente funcional.

#### XI. REFERENCES

- [1] Academia del Caos, "Reloj con alarma en VHDL para la tarjeta FPGA DE2-115," YouTube. Dec. 03, 2018. [Online]. Available: https://www.youtube.com/watch?v=1-NZ5vME4FIW.-K. Chen, *Linear Networks and Systems* (Book style). Belmont, CA: Wadsworth, 1993, pp. 123–135.
- [2] "Reloj Digital en VHDL | Ejercicios de Circuitos Digitales | Docsity." https://www.docsity.com/es/reloj-digital-en-vhdl/5021895/B. Smith, "An approach to graphs of linear forms (Unpublished work style)," unpublished.
- [3] Freelancer, "Reloj, cronometro y alarma en VHDL para Basys2 | Freelancer," Freelancer. https://www.freelancer.es/projects/engineering/reloj-cronometro-alarma-vhdl-para/J. Wang, "Fundamentals of erbium-doped fiber amplifiers arrays (Periodical style—Submitted for publication)," *IEEE J. Quantum Electron.*, submitted for publication.